Il progetto di ricerca ਠsuddiviso in due parti, entrambe realizzate in tecnologia 90nm CMOS. Vengono descritte le problematiche e le potenzialità di tecnologie submicrometriche digitali (come la 90nm CMOS), e la necessità di passare a nuove soluzioni per funzioni analogiche tradizionali. La prima parte della tesi riguarda lo studio e il progetto di convertitore analogico-digitale per applicazioni high-speed e low-power. La seconda parte della tesi ਠfocalizzata sullo studio ad alto livello di all-digital PLL per applicazioni RF.
Nuovi Approcci di Progettazione per Blocchi Tradizionalmente Analogici in 90nm CMOS
2008
Abstract
Il progetto di ricerca ਠsuddiviso in due parti, entrambe realizzate in tecnologia 90nm CMOS. Vengono descritte le problematiche e le potenzialità di tecnologie submicrometriche digitali (come la 90nm CMOS), e la necessità di passare a nuove soluzioni per funzioni analogiche tradizionali. La prima parte della tesi riguarda lo studio e il progetto di convertitore analogico-digitale per applicazioni high-speed e low-power. La seconda parte della tesi ਠfocalizzata sullo studio ad alto livello di all-digital PLL per applicazioni RF.File in questo prodotto:
Non ci sono file associati a questo prodotto.
I documenti in UNITESI sono protetti da copyright e tutti i diritti sono riservati, salvo diversa indicazione.
Utilizza questo identificativo per citare o creare un link a questo documento:
https://hdl.handle.net/20.500.14242/289105
Il codice NBN di questa tesi è
URN:NBN:IT:UNIPR-289105